网站首页
学术动态 首页 - 学术动态 - 正文

面向非易失器件存算芯片的敏捷设计

2022-12-13 10:16 浏览次数:

 

报告人:卓成 浙江大学教授

报告时间:2022年12月19日(周一)15:00

线下地点:湖南大学集成电路学院3楼C312会议室

腾讯会议:351 364 517

腾讯会议链接:https://meeting.tencent.com/dm/O0rzKWxQJ5uD

联系人:张吉良

个人简介:

卓成,浙江大学计算智能与信号处理所所长,研究生招生处专聘副处长。研究方向为集成电路设计与设计自动化,发表相关论文100余篇,获得DAC、ICCAD在内的多个最佳会议论文提名和国际设计竞赛奖等。担任IEEE TCAD、ACM TODAES等期刊编委。曾获ACM/SIGDA技术领袖奖、优良服务奖等多个奖项。担任ACM/SIGDA华东分会主席和多个国际会议组织/TPC委员会主席/成员。


报告题目:面向非易失器件存算芯片的敏捷设计

随着以数据为中心的应用程序的数量不断增长,研究人员正在寻找共置计算和存储元素的方法,以改善数据搬迁带来的能效损失。存内计算作为一种新型计算型态和架构,受到广大研究人员的关注,广泛用于高效的机器学习和图运算等数据驱动计算模型中。然而,从传统CMOS到各种非易失性存储器技术,从2D到3D架构,从通用型到专用型,存内计算存在繁多的设计选择和优化方法。我们将在本次报告中介绍从存算空间探索到系统鲁棒性优化等敏捷设计方面的工作。